tiefgehendes konzeptionelles Verständnis des Logikdesign und der Grenzen des synchronen Design Kenntnis der wichtigsten asynchronen Designmethoden Fähigkeit zur Lösung aussergewöhnlicher Designprobleme
Grenzen des synchronen Design, Metastabilität, GALS-Systeme, asynchrone Designmethoden, Handshake-Prinzipien, Vergleich der Eigenschaften synchroner und asynchroner Logik, on-chip Fehlertoleranz, rekonfigurierbare Logik
http://ti.tuwien.ac.at/ecs/teaching/courses/ Die LVA umfasst Vorlesungsblöcke sowie einzelne Blöcke bei denen als Hausübung vorzubereitende Rechenbeispiele diskutiert werden. Die Gesamtbeurteilung ergibt sich aus Mitarbeit bei den Vorlesungen und Rechenübungen, Qualität der ausgearbeiteten Rechenbeispiele, sowie Erfolg bei der abschließenden schriftlichen prüfung.
Vorbesprechung am 4.10.2010 um 10:00 im Seminarraum TI (Eingang Operngasse)