Ziel dieser Laborübung ist es, praktische Erfahrung mit modernen Entwurfswerkzeugen für die ASIC Entwicklung (Application Specific Integrated Circuits) zu sammeln.
Die Laborübung unterteilt sich im Wesentlichen in zwei Teile, einen theoretischen Teil der sich mit ausgewählten Kapiteln des Entwurfs von digitalen ASICs beschäftigt und einem praktischen Teil, bei der das vermittelte Wissen angewendet werden soll.
Die Laborübung wird in Form von Kleingruppen in der Größe von in etwa zwei bis drei Personen durchgeführt. Voraussetzung für den positiven Abschluss der Lehrveranstaltung ist ein positiver Abschluss des Übungstests nach dem Vorlesungsteil. Die Laborübung ist zweigeteilt. Im ersten Teil wird ein Design mit fixem Steuerwerk implementiert. Im zweiten Teil wird das Steuerwerk auf ein programmierbares Steuerwerk erweitert.
05.03.2015 13:15-14:00 Vorbesprechung
12.03.2015 13:15-14:45 Vorlesung
26.03.2015 13:15-14:45 Vorlesung und Beispielausgabe (Gruppeneinteilung)
16.04.2015 13:15-14:45 Vorlesung und Testmöglichkeit im Anschluss an die VO
23.04.2015 13:15-14:45 Vorlesung
30.04.2015 13:15-14:45 Vorlesung und Testmöglichkeit im Anschluss an die VO
07.05.2015 13:15-14:45 Test
11.06.2015 13:15-17:30 Abgabe Beispiel 1 und Diskussion der Referenzlösung
18.06.2015 13:15-17:00 Testmöglichkeit im Rechnerraum
25.06.2015 13:15-17:30 Abgabe Beispiel 2 und Diskussion der Referenzlösung
Übungstest und Laborübung. Ein positiver Abschluss des Übungstests ist notwendig um die Lehrveranstaltung postiv abschließen zu könnnen.
Die Anmeldung erfolgt über Gruppen-Anmeldung.
Die Vortragsunterlagen zur Lehrveranstaltung sind erhältlich. Auf die jeweils aktuellste Version kann im TISS zugegriffen werden.