384.154 Embedded Systems in FPGAs
Diese Lehrveranstaltung ist in allen zugeordneten Curricula Teil der STEOP.
Diese Lehrveranstaltung ist in mindestens einem zugeordneten Curriculum Teil der STEOP.

2022S, VU, 3.0h, 4.5EC

LVA-Bewertung

Merkmale

  • Semesterwochenstunden: 3.0
  • ECTS: 4.5
  • Typ: VU Vorlesung mit Übung
  • Format der Abhaltung: Präsenz

Lernergebnisse

Nach positiver Absolvierung der Lehrveranstaltung sind Studierende in der Lage die Grundkonzepte von Modellierung, Simulation und Entwurfsmethoden eingebetteter Systeme zu verstehen. Für weitere Informationen wenden Sie sich bitte an die Lehrende.

Inhalt der Lehrveranstaltung

Embedded Systems werden nicht mehr manuell entworfen. Heute werden digitale Schaltungen aus einer Spezifikation in einer Hardwarebeschreibunssprache (HDL) automatisch erzeugt ("Synthese"). Abhängig vom Abstraktionsgrad der Spezifikation wird zwischen unterschiedlichen Synthesearten unterschieden. Diese Vorlesung befasst sich mit den Modellierungs-, Simulations- und Entwurfsmethoden für Embedded Systems.

Methoden

Vorlesungsfolien und weiterführende Literatur-Referenzen

Die Vorlesungen und Laborübungen werden in englischer Sprache abgehalten.

Prüfungsmodus

Prüfungsimmanent

Weitere Informationen

Die Vorlesung Embedded Systems in FPGA (SS2022) findet jeden Mittwoch, vom 23.03.2022 bis 15.06.2022 von 15:30-17:00 Uhr im EI 8 Pötzl HS - QUER

Vortragende Personen

Institut

LVA Termine

TagZeitDatumOrtBeschreibung
Mi.15:00 - 17:0023.03.2022 - 29.06.2022EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Embedded Systems in FPGAs - Einzeltermine
TagDatumZeitOrtBeschreibung
Mi.23.03.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.30.03.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.06.04.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.27.04.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.04.05.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.11.05.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.18.05.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.25.05.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.01.06.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.08.06.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.15.06.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.22.06.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA
Mi.29.06.202215:00 - 17:00EI 8 Pötzl HS - QUER Embedded Systems in FPGA

Leistungsnachweis

schriftliche Prüfung für die Vorlesungen (Kontakt: semeen.rehman@tuwien.ac.at )

Labor: (Kontakt: severin.jaeger@tuwien.ac.at ; semeen.rehman@tuwien.ac.at )

Laboraufgaben: Es gibt 2 Laborprojekte: SystemC und ZynQ. Es werden Interviews zu den Lösungen geführt

Prüfungen

TagZeitDatumOrtPrüfungsmodusAnmeldefristAnmeldungPrüfung
Do.15:00 - 17:0030.06.2022EI 8 Pötzl HS - QUER beurteilt01.06.2022 00:00 - 27.06.2022 00:00in TISSEmbedded System in FPGA
Mi.15:00 - 17:0006.07.2022EI 8 Pötzl HS - QUER schriftlich01.06.2022 10:00 - 30.06.2022 00:00in TISSEmbedded System in FPGA
Mi.15:00 - 17:0027.07.2022EI 8 Pötzl HS - QUER schriftlich01.06.2022 00:00 - 21.07.2022 00:00in TISSEmbedded System in FPGA

LVA-Anmeldung

Von Bis Abmeldung bis
28.02.2022 08:00 22.03.2022 23:00 22.03.2022 23:00

Curricula

Literatur

Es wird kein Skriptum zur Lehrveranstaltung angeboten.

Vorkenntnisse

Kenntnisse im digitalen Schaltungs- und Systemdesign (LVA DIS, Mikrocomputer)

Kenntnisse im Schaltungsdesign mit VHDL (LVA DIS)

Grundlegende Kenntnisse in Modelierung und Simulation (LVA DIS, LIS)

Kenntnisse im testen und verifizieren von Hardwareschaltungen (LVA DIS)

Kenntnisse der Programmiersprache C/C++ (LVA Programmieren 1 und 2)

Sprache

Englisch