Erarbeitung der Grundlagen der FPGA Programmierung. Es werden sowohl die Befehle, bzw. deren Anwendung, als auch die dahinter stehende digitale Realisierung am FPGA vermittelt.
Im Rahmen der Laborübung werden die theoretischen Grundlagen an praktischen Beispielen angewendet und dabei der Aufbau und die Simulation mehrerer Designs durchgeführt.
Aufbau eines PLD (Programmable Logic Device)
Xilinx ISE Software
VHDL Entities/Architectures
VHDL Testbench
Programmiersprache VHDL
Timing/Metastabilitäten
Voraussetzungen: Kenntnisse der Grundlagen der Elektrotechnik und der Programmierung
Zielgruppe: Studierende im Doktoratsstudium sowie im Bachelor- und Masterstudium Telekommunikation sowie verwandter Fachgebiete in Elektrotechnik und Informatik
Anmeldung: per Mail an wolfgang.gartner@tuwien.ac.at erfoderlich (bitte geben Sie bekannt ob Sie im Labor auf Ihrem eigenen Notebook arbeiten möchten - ein eigener Laptop wäre von Vorteil!)
Termine: Di 9:30-11:30 Raum: CG 0210Erste Vorlesung: Di., 1.3.2016
Leistungsnachweis: Laborübungen, Protokoll(e)
Literatur: Es wird ein Skriptum zum download angeboten.
Sprache: Deutsch
Laborübungen, Protokolle
per Mail an wolfgang.gartner@tuwien.ac.at erfoderlich (bitte geben Sie bekannt ob Sie im Labor auf Ihrem eigenen Notebook arbeiten möchten)