384.154 Embedded Systems in FPGAs
Diese Lehrveranstaltung ist in allen zugeordneten Curricula Teil der STEOP.
Diese Lehrveranstaltung ist in mindestens einem zugeordneten Curriculum Teil der STEOP.

2019S, VU, 3.0h, 4.5EC

Merkmale

  • Semesterwochenstunden: 3.0
  • ECTS: 4.5
  • Typ: VU Vorlesung mit Übung

Ziele der Lehrveranstaltung

Modellierung, Simulation, Entwurf von Embedded Systems. Systeme mit hoher Hardware Software Interaktion. Analog Mixed-Signal Schaltungen. System on Chip (SoC) Lösungen. Synthese aus abstrakten Systembeschreibungen (High Level Synthese). Design von Embedded Systems Architekturen

Inhalt der Lehrveranstaltung

Embedded Systems werden nicht mehr manuell entworfen. Heute werden digitale Schaltungen aus einer Spezifikation in einer Hardwarebeschreibunssprache (HDL) automatisch erzeugt ("Synthese"). Abhängig vom Abstraktionsgrad der Spezifikation wird zwischen unterschiedlichen Synthesearten unterschieden. Diese Vorlesung befasst sich mit der Modellierung, Simulation, Entwurf von digitalen Schaltungen, Analog Mixed-Signal Schaltungen, vollständigen System on Chip (SoC) Lösungen und auch der Synthese aus abstrakten Systembeschreibungen (High Level Synthese).

Weitere Informationen

The lectures on Embedded Systems in FPGA (SS2019) will be conducted every Wednesday, starting from 06.03.2019 untill 26.06.2019 from 09:30-11:00 in Seminarraum 127

Vortragende Personen

Institut

LVA Termine

TagZeitDatumOrtBeschreibung
Mi.09:30 - 11:0006.03.2019 - 26.06.2019Seminarraum 127 Embedded Systems in FPGA
Embedded Systems in FPGAs - Einzeltermine
TagDatumZeitOrtBeschreibung
Mi.06.03.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.13.03.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.20.03.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.27.03.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.03.04.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.10.04.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.08.05.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.15.05.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.22.05.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.29.05.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.05.06.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.12.06.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.19.06.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA
Mi.26.06.201909:30 - 11:00Seminarraum 127 Embedded Systems in FPGA

Leistungsnachweis

Written Exam (contact : semeen.rehman@tuwien.ac.at)

Labs (contact : constantin.schieber@tuwien.ac.at ; semeen.rehman@tuwien.ac.at)

Part 1: There are 2 Lab project: SystemC and ZynQ. Interview about the solutions.

Part 2: Presentation of your selected topic. 5 mins Discussions/ QnA

LVA-Anmeldung

Von Bis Abmeldung bis
20.02.2019 08:00 15.03.2019 23:00 15.03.2019 23:00

Gruppen-Anmeldung

GruppeAnmeldung VonBis
Topic for Presentation 1: SystemC TLM SoC communication06.03.2019 13:0007.06.2019 22:00
Topic for Presentation 2: General overview on Partial Reconfiguration in FPGA06.03.2019 13:0007.06.2019 22:00
Topic for Presentation 3:SoCRocket – TLM Framework for Space Applications06.03.2019 13:0007.06.2019 22:00
Topic for Presentation 4: Digital Filter-Design in FPGAs06.03.2019 13:0007.06.2019 22:00
Topic for Presentation 5: FPGA Implementation of ARM Processor06.03.2019 13:0007.06.2019 22:00
Topic for Presentation 6: FPGA for Medical Applications06.03.2019 13:0007.06.2019 22:00
Topic for Presentation 14: Functional Verfication of Systems-on-Chip09.04.2019 23:0007.06.2019 22:00
Topic for Presentation 15: Neural Networks in FPGA09.04.2019 23:0007.06.2019 22:00
Topics for Presentation 7: GSysC – Visualization of SystemC Projects06.03.2019 13:0007.06.2019 22:00
Topics for Presentation 8: NuSMV06.03.2019 13:0007.06.2019 22:00
Topics for Presentation 9: SystemC Hardware-in-the-loop Simulation06.03.2019 13:0007.06.2019 22:00
Topics for Presentation 10: SystemC Verification Library (SCV)06.03.2019 13:0007.06.2019 22:00
Topics for Presentation 11: SystemC PSL Runtime checkers06.03.2019 13:0007.06.2019 22:00
Topics for Presentation 12: SystemVerilog06.03.2019 13:0007.06.2019 22:00
Topics for Presentation 13: Using SystemC to Simulate (ARM) Processor06.03.2019 13:0007.06.2019 22:00

Curricula

StudienkennzahlVerbindlichkeitSemesterAnm.Bed.Info
066 504 Masterstudium Embedded Systems Keine Angabe

Literatur

Es wird kein Skriptum zur Lehrveranstaltung angeboten.

Vorkenntnisse

Kenntnisse im digitalen Schaltungs- und Systemdesign (LVA DIS, Mikrocomputer)

Kenntnisse im Schaltungsdesign mit VHDL (LVA DIS)

Grundlegende Kenntnisse in Modelierung und Simulation (LVA DIS, LIS)

Kenntnisse im testen und verifizieren von Hardwareschaltungen (LVA DIS)

Kenntnisse der Programmiersprache C/C++ (LVA Programmieren 1 und 2)

Sprache

Englisch