Modellierung, Simulation, Entwurf von Embedded Systems. Systeme mit hoher Hardware Software Interaktion. Analog Mixed-Signal Schaltungen. System on Chip (SoC) Lösungen. Synthese aus abstrakten Systembeschreibungen (High Level Synthese). Design von Embedded Systems Architekturen
Embedded Systems werden nicht mehr manuell entworfen. Heute werden digitale Schaltungen aus einer Spezifikation in einer Hardwarebeschreibunssprache (HDL) automatisch erzeugt ("Synthese"). Abhängig vom Abstraktionsgrad der Spezifikation wird zwischen unterschiedlichen Synthesearten unterschieden. Diese Vorlesung befasst sich mit der Modellierung, Simulation, Entwurf von digitalen Schaltungen, Analog Mixed-Signal Schaltungen, vollständigen System on Chip (SoC) Lösungen und auch der Synthese aus abstrakten Systembeschreibungen (High Level Synthese).
The lectures on Embedded Systems in FPGA (SS2019) will be conducted every Wednesday, starting from 06.03.2019 untill 26.06.2019 from 09:30-11:00 in Seminarraum 127
Written Exam (contact : semeen.rehman@tuwien.ac.at)
Labs (contact : constantin.schieber@tuwien.ac.at ; semeen.rehman@tuwien.ac.at)
Part 1: There are 2 Lab project: SystemC and ZynQ. Interview about the solutions.
Part 2: Presentation of your selected topic. 5 mins Discussions/ QnA
Kenntnisse im digitalen Schaltungs- und Systemdesign (LVA DIS, Mikrocomputer)
Kenntnisse im Schaltungsdesign mit VHDL (LVA DIS)
Grundlegende Kenntnisse in Modelierung und Simulation (LVA DIS, LIS)
Kenntnisse im testen und verifizieren von Hardwareschaltungen (LVA DIS)
Kenntnisse der Programmiersprache C/C++ (LVA Programmieren 1 und 2)