Nach positiver Absolvierung der Lehrveranstaltung sind Studierende in der Lage die Grundkonzepte von Modellierung, Simulation und Entwurfsmethoden eingebetteter Systeme zu verstehen. Für weitere Informationen wenden Sie sich bitte an die Lehrende.
Embedded Systems werden nicht mehr manuell entworfen. Heute werden digitale Schaltungen aus einer Spezifikation in einer Hardwarebeschreibunssprache (HDL) automatisch erzeugt ("Synthese"). Abhängig vom Abstraktionsgrad der Spezifikation wird zwischen unterschiedlichen Synthesearten unterschieden. Diese Vorlesung befasst sich mit den Modellierungs-, Simulations- und Entwurfsmethoden für Embedded Systems.
Vorlesungsfolien und weiterführende Literatur-Referenzen
Die Vorlesungen und Laborübungen werden in englischer Sprache abgehalten.
Die Vorlesung Embedded Systems in FPGA (SS2023) findet jeden Mittwoch, vom 27.03.2023 bis 26.06.2023 von 15:00-17:00 Uhr im Seminarraum 363
schriftliche Prüfung für die Vorlesungen (Kontakt: semeen.rehman@tuwien.ac.at )
Labor: (Kontakt: saeed.seyedfaraji@tuwien.ac.at ; semeen.rehman@tuwien.ac.at )
Laboraufgaben: Es gibt 2 Laborprojekte: SystemC und ZynQ. Es werden Interviews zu den Lösungen geführt
Kenntnisse im digitalen Schaltungs- und Systemdesign (LVA DIS, Mikrocomputer)
Kenntnisse im Schaltungsdesign mit VHDL (LVA DIS)
Grundlegende Kenntnisse in Modelierung und Simulation (LVA DIS, LIS)
Kenntnisse im testen und verifizieren von Hardwareschaltungen (LVA DIS)
Kenntnisse der Programmiersprache C/C++ (LVA Programmieren 1 und 2)