384.095 Schaltungstechnik, Vertiefung
Diese Lehrveranstaltung ist in allen zugeordneten Curricula Teil der STEOP.
Diese Lehrveranstaltung ist in mindestens einem zugeordneten Curriculum Teil der STEOP.

2015W, VU, 4.0h, 7.0EC

Merkmale

  • Semesterwochenstunden: 4.0
  • ECTS: 7.0
  • Typ: VU Vorlesung mit Übung

Ziele der Lehrveranstaltung

Digitale Schaltungen werden nicht mehr manuell entworfen. Heute werden digitale Schaltungen aus einer Spezifikation in einer Hardwarebeschreibunssprache (HDL) automatisch erzeugt ("Synthese"). Abhängig vom Abstraktionsgrad der Spezifikation wird zwischen unterschiedlichen Synthesearten unterschieden. Diese Vorlesung befasst sich mit der Modellierung, Simulation, Entwurf von digitalen Schaltungen, Analog Mixed-Signal Schaltungen, vollständigen System on Chip (SoC) Lösungen und auch der Synthese aus abstrakten Systembeschreibungen (High Level Synthese). 

Inhalt der Lehrveranstaltung

Siehe oben

Vortragende Personen

  • Schupfer, Florian
  • Rathmair, Michael

Institut

LVA Termine

TagZeitDatumOrtBeschreibung
Mi.10:00 - 11:0007.10.2015Seminarraum 384 VU Schaltungstechnik, Vorbesprechung
Mi.13:00 - 15:0014.10.2015Seminarraum 384 Introduction
Mi.13:00 - 15:0021.10.2015Seminarraum 384 Termin fällt aus
Mi.13:00 - 15:0028.10.2015Seminarraum 384 SoC Technologies and Applications
Mi.13:00 - 15:0004.11.2015Seminarraum 384 Modelling and Simulation 1
Fr.10:00 - 12:0013.11.2015Seminarraum 384 Modelling and Simulation 2
Mi.13:00 - 15:0018.11.2015Seminarraum 384 High Level Synthesis
Mi.13:00 - 15:0025.11.2015Seminarraum 384 Advanced Structures
Mi.13:00 - 15:0002.12.2015Seminarraum 384 Embedded Software
Do.08:00 - 17:0003.12.2015 Rechnerraum ICT-CA208Lab1 - Vivado and SoC Design
Mi.08:00 - 17:0020.01.2016 Rechnerraum ICT-CA208Lab2 - High Level Synthesis lab

Leistungsnachweis

Schriftlich.

Laborübungen müssen positiv abgeschlossen werden.

LVA-Anmeldung

Die Anmeldung erfolgt über Gruppen-Anmeldung.

Gruppen-Anmeldung

GruppeAnmeldung VonBis
Lab group 108.10.2015 12:0030.10.2015 12:00
Lab group 208.10.2015 12:0030.10.2015 12:00
Lab group 308.10.2015 12:0030.10.2015 12:00
Lab group 408.10.2015 12:0030.10.2015 12:00
Lab group 508.10.2015 12:0030.10.2015 12:00
Lab group 608.10.2015 12:0030.10.2015 12:00
Lab group 708.10.2015 12:0030.10.2015 12:00
Lab group 805.10.2015 12:0030.10.2015 12:00
Lab group 905.10.2015 12:0030.10.2015 12:00
Lab group 1005.10.2015 12:0030.10.2015 12:00

Curricula

StudienkennzahlVerbindlichkeitSemesterAnm.Bed.Info
066 438 Computertechnik Keine Angabe
066 439 Mikroelektronik Keine Angabe
066 507 Telecommunications Gebundenes Wahlfach

Literatur

Vortragsunterlagen werden über TISS zur Verfügung gestellt:  - Neil H.E. Weste, Kamran Eshraghian: Principles of CMOS VLSI Design, A Systems Perspective. Addison Wesley, 1992, 2nd edition. ISBN 0-201-53376-6. - Dan Clein: CMOS IC Layout. Newnes, 1999. ISBN 0-7506-7194-7. - SachinSapatnekar: Timing. Kluwer Academic Publishers. ISBN 1-4020-7671-1. - Richard Munden: ASIC & FPGA Verification. Morgan Kaufman. ISBN 0-12-510581-9. - Jürgen Reichardt, Bernd Schwarz: VHDL-Synthese, Entwurf digitaler Schaltungen und Systeme. 4. Auflage, OldenbourgVerlag, 2007, ISBN 978-3-486-58192-8. - Peter J. Ashenden: The Designer's Guide toVHDL. Morgan Kaufmann Publishers, 2002, ISBN 1-55860-674-2. - Gunther Lehmann, Bernhard Wunder, Manfred Selz: Schaltungsdesign mit VHDL. Franzis , ISBN 3-7723-6163-3. - Paul Molitor, Jörg Ritter: VHDL Eine Einführung. Pearson Studium. ISBN 3-8273-7047-7. - IEEE Std. 1076 (VHDL) - IEEE Std. 1077.6 (VHDL SIWG).

Begleitende Lehrveranstaltungen

Vertiefende Lehrveranstaltungen

Sprache

Deutsch