Digitale Schaltungen werden nicht mehr manuell entworfen. Heute werden digitale Schaltungen aus einer Spezifikation in einer Hardwarebeschreibunssprache (HDL) automatisch erzeugt ("Synthese"). Abhängig vom Abstraktionsgrad der Spezifikation wird zwischen unterschiedlichen Synthesearten unterschieden. Diese Vorlesung befasst sich mit der Modellierung, Simulation, Entwurf von digitalen Schaltungen, Analog Mixed-Signal Schaltungen, vollständigen System on Chip (SoC) Lösungen und auch der Synthese aus abstrakten Systembeschreibungen (High Level Synthese).
Siehe oben
Schriftlich.
Laborübungen müssen positiv abgeschlossen werden.
Die Anmeldung erfolgt über Gruppen-Anmeldung.
Vortragsunterlagen werden über TISS zur Verfügung gestellt: - Neil H.E. Weste, Kamran Eshraghian: Principles of CMOS VLSI Design, A Systems Perspective. Addison Wesley, 1992, 2nd edition. ISBN 0-201-53376-6. - Dan Clein: CMOS IC Layout. Newnes, 1999. ISBN 0-7506-7194-7. - SachinSapatnekar: Timing. Kluwer Academic Publishers. ISBN 1-4020-7671-1. - Richard Munden: ASIC & FPGA Verification. Morgan Kaufman. ISBN 0-12-510581-9. - Jürgen Reichardt, Bernd Schwarz: VHDL-Synthese, Entwurf digitaler Schaltungen und Systeme. 4. Auflage, OldenbourgVerlag, 2007, ISBN 978-3-486-58192-8. - Peter J. Ashenden: The Designer's Guide toVHDL. Morgan Kaufmann Publishers, 2002, ISBN 1-55860-674-2. - Gunther Lehmann, Bernhard Wunder, Manfred Selz: Schaltungsdesign mit VHDL. Franzis , ISBN 3-7723-6163-3. - Paul Molitor, Jörg Ritter: VHDL Eine Einführung. Pearson Studium. ISBN 3-8273-7047-7. - IEEE Std. 1076 (VHDL) - IEEE Std. 1077.6 (VHDL SIWG).