366.041 Technologie und Werkstoffe, Vertiefung, elektronische Baugruppen
Diese Lehrveranstaltung ist in allen zugeordneten Curricula Teil der STEOP.
Diese Lehrveranstaltung ist in mindestens einem zugeordneten Curriculum Teil der STEOP.

2017W, VU, 4.0h, 7.0EC, wird geblockt abgehalten

Merkmale

  • Semesterwochenstunden: 4.0
  • ECTS: 7.0
  • Typ: VU Vorlesung mit Übung

Ziele der Lehrveranstaltung

Aufbau eines grundlegenden Verständnisses für die Technologie elektronischer Baugruppen und Systeme. Dies umschließt nass-chemische Prozesse zur Herstellung von gedruckten Schaltungen (Photolithographie, Ätztechnik und Galvanotechnik), thermisch aktivierte Prozesse (Sintervorgänge in Dickschichtpasten, Diffusionsvorgänge an Grenzflächen) zur Herstellung von Systemen in Dickschichttechnik, die Verbindungstechnik (Löten, Kleben und Mikroschweißen) sowie die Aufbautechnik und Bauformen elektronischer Bauelemente unter besonderer Berücksichtigung der Zuverlässigkeit unter den jeweiligen Einsatzbedingungen (Temperatur, Feuchte, chemische, mechanische Beanspruchungen etc.).

Inhalt der Lehrveranstaltung

Elektrochemische Grundlagen der Ätztechnik und der Galvanotechnik: Elektrolytische Dissoziation, Elektrizitätsleitung in Elektrolyten, Elektrodenreaktionen, Korrosion. Anwendungen im Bereich der Herstellung von gedruckten Schaltungen (Dickschichthybridtechnik und Feinleiter-Ätztechnik für starre und flexible Leiterplatten) und der Herstellung elektronischer Baugruppen (Low-temperature cofired ceramic, multichip module), Mikrostrukturierung mit Laser (Herstellung von Metallmasken, Trimmen von Bauelementen etc.). Verbindungstechnik, Grundbegriffe des Lötens, (Wirkung von Loten und Flußmittel), industrielle Lötverfahren, Kleben mit gefüllten und ungefüllten Polymerklebern, Drahtbondverfahren und metallkundliche Aspekte beim Drahtbonden, Alterung von Löt-, Klebe- und Drahtbondverbindungen, Substrate für Halbleiterchips, Chip-Montage, Bauformen elektronischer Bauelemente, THT (Through-Hole Technology, SMT (Surface Mounted Technology), CSP (Chip-Scale Package), COB (Chip On Board) etc. Laborübung: Herstellung einer elektronischen Baugruppe in Dickschichttechnik bzw. in Leiterplattentechnik (Design, Druckprozess, Brennprozess, Bauelementeabgleich) sowie die Anwendung thermischer Charakterisierungs- und Qualitätssicherungsmethoden.

Weitere Informationen

Den Vorbesprechungstermin finden Sie unter LVA Termine. Die einzelnen Aufgabenstellungen der Laborübung werden im Rahmen der Vorlesung gemeinsam festgelegt. Die Vorlesung finded an Samstagen geblockt statt, wobei wir die Termine gemeinsam in der Vorbesprechung festlegen.

Vortragende Personen

Institut

LVA Termine

TagZeitDatumOrtBeschreibung
Do.14:00 - 15:0005.10.2017EI 1 Petritsch HS Vorbesprechung, alle weiteren Termine bitte siehe VU 366.095
LVA wird geblockt abgehalten

Leistungsnachweis

Vorlesung: Schriftlich und mündlich

Labor: Eingangstest, Mitarbeit und Protokoll.

LVA-Anmeldung

Nicht erforderlich

Curricula

StudienkennzahlVerbindlichkeitSemesterAnm.Bed.Info
066 434 Materialwissenschaften Keine Angabe
066 439 Mikroelektronik Keine Angabe

Literatur

Ein Skriptum zur Lehrveranstaltung ist erhältlich.

Begleitende Lehrveranstaltungen

Weitere Informationen

Sprache

Deutsch