Vermitteln der Probleme und entsprechender Lösungsmöglichkeiten beim Schaltungsentwurf analoger und digitaler Schaltungen in modernsten CMOS Technologien, Einbringung neuester Forschungsergebnisse in die Lehre
Bearbeitung kleiner Projekte zur Schaltungstechnik mit extremen Kurzkanal-MOSFETs mit Strukturgrößen um und unter 100nm: Maßnahmen zur Verstärkungserhöhung bei kleinen Early-Spannungen, Kaskadierte Verstärker, OPAMPs, Kompensationsmethoden, Komparatoren, Filter, PGAs, digitale Schaltungen für Gate-Tunnelströme
Die Präsentationstermine sind: Montag, 14.11.2016 von 14.00 - 15.30 Uhr, Montag, den 21.11.2016, 14.00 - 15.30 Uhr, Montag, den 28.11.2016, 14.00 - 15.30 Uhr, Montag, den 05.12.2016, 14.00 Uhr - 15.30 Uhr, Montag, den 12.12.2016 von 14.00 Uhr - 15.30 Uhr jeweils im Seminarraum 354.
Nicht erforderlich
Es wird die VO "Schaltungstechnik" (5. Sem.) vorausgesetzt. Der vorherige Besuch der VO "Analoge integrierte Schaltungen" oder der VO "Integrierte Schaltungstechnik" wäre wünschenswert, ist jedoch nicht Voraussetzung.